検索対象:     
報告書番号:
※ 半角英数字
 年 ~ 
 年

Applicability of redundant pairs of SOI transistors for analog circuits and their applications to phase-locked loop circuits

冗長SOIトランジスタペアのアナログ回路適用性及びそのPLL回路への適用

槙原 亜紀子*; 横瀬 保*; 土屋 義久*; 宮崎 良雄*; 阿部 浩之; 新藤 浩之*; 海老原 司*; 丸 明史*; 森川 剛一*; 久保山 智司*; 田村 高志*

Makihara, Akiko*; Yokose, Tamotsu*; Tsuchiya, Yoshihisa*; Miyazaki, Yoshio*; Abe, Hiroshi; Shindo, Hiroyuki*; Ebihara, Tsukasa*; Maru, Akifumi*; Morikawa, Koichi*; Kuboyama, Satoshi*; Tamura, Takashi*

デジタル回路において放射線耐性を飛躍的に向上させる技術として既に確立されているRadiation Hardening By Design (RHBD)技術の一つであるSOIトランジスタペアをカレントミラー回路等のアナログ回路にも拡大可能であることを検証した。具体的にはそのアナログ回路を適用したPLL回路を実際に作製し、TIARAサイクロトロン加速器を用いてイオン照射を実施した。その結果すぐれた耐放射線性を有することを確認した。

no abstracts in English

Access

:

- Accesses

InCites™

:

パーセンタイル:44.21

分野:Engineering, Electrical & Electronic

Altmetrics

:

[CLARIVATE ANALYTICS], [WEB OF SCIENCE], [HIGHLY CITED PAPER & CUP LOGO] and [HOT PAPER & FIRE LOGO] are trademarks of Clarivate Analytics, and/or its affiliated company or companies, and used herein by permission and/or license.